10.14489/vkit.2025.04.pp.052-060 |
DOI: 10.14489/vkit.2025.04.pp.052-060 Кузьмин П. А., Беляев А. А. Аннотация. Синтез системы синхронизации тактового сигнала (тактовой сети) – одна из фундаментальных задач в автоматизированном проектировании интегральных микросхем. Учитывая растущие требования к повышению надежности, производительности и ограничению по энергопотреблению современных микросхем, традиционный метод проектирования тактовой сети Buffer tree не всегда способен удовлетворить данные требования, поэтому вопрос о разработке новых методов и алгоритмов проектирования тактовой сети остается открытым. Представлен обзор альтернативных методов по проектированию тактовой сети. Выявление и устранение неразрешенных вопросов в альтернативных подходах проектирования тактовых сетей может способствовать повышению их эффективности по сравнению с традиционным подходом. Исследование показало, что метод clock mesh является перспективным в условиях уменьшения размера технологического процесса и ужесточения требований к устойчивости к вариациям. Определены открытые направления для повышения эффективности тактовой сети с использованием метода clock mesh. Гибридный метод на основе clock mesh может успешно применяться в проектировании интегральных микросхем. Все рассмотренные методы служат для нахождения компромисса между количеством элементов тактовой сети, ее энергопотреблением и временны́ми параметрами для выравнивания задержек. Представленный краткий обзор ключевых проблем проектирования тактовой сети может быть полезен при выборе правильных направлений для будущих исследований. Ключевые слова: тактовая сеть; тактовая сетка; буферное дерево; потребление тактовой сети; падение напряжения; топология; физическое проектирование.
Abstract. Synthesis of a clock signal synchronization system (clock network) is one of the fundamental tasks in the automated design of integrated circuits. Given the growing requirements for improving the reliability, performance and energy consumption of modern microcircuits, the traditional method of designing a Buffer tree clock network is not always able to meet these requirements, so the question of developing new methods and algorithms for designing a clock network remains open. Improving the efficiency of a clock network means reducing power consumption, increasing data processing speed, and providing reliable operation under changing operating conditions or component characteristics. An overview of alternative methods for designing a clock mesh is presented. The purpose of this study is to identify unresolved issues in existing approaches to designing clock meshes, the solution of which can contribute to increasing their efficiency compared to the traditional approach. As a result, it was found that the clock mesh method is promising in the context of decreasing the size of the technological process and tightening the requirements for resistance to variations. Open directions for increasing the efficiency of a clock mesh using the clock mesh method are identified. Based on the conducted research, it can be concluded that the tasks of developing methods for increasing performance and reducing energy consumption remain relevant. The application of a hybrid method based on clock mesh has potential in the design of integrated circuits. All the considered methods serve to find a compromise between the number of elements of the clock network, its energy consumption and time parameters for delay alignment. Thus, the article provides a brief overview of the key problems of clock network design, which can help to choose the right directions for future research. Keywords: Clock network; Clock mesh; Buffer tree; Clock power; IR-Drop; Topology; Physical design.
РусП. А. Кузьмин, А. А. Беляев (Национальный исследовательский университет «Московский институт электронной техники», Зеленоград, Россия) E-mail: Этот e-mail адрес защищен от спам-ботов, для его просмотра у Вас должен быть включен Javascript EngP. A. Kuzmin, A. A. Belyaev (National Research University of Electronic Technology, Zelenograd, Russia) E-mail: Этот e-mail адрес защищен от спам-ботов, для его просмотра у Вас должен быть включен Javascript
Рус1. Marcelo de Oliveira J. Clock Mesh Optimization. URL: https://lume.ufrgs.br/bitstream/handle/10183/34773/000790077.pdf;sequence=1 (дата обращения: 17.03.2025). Eng1. Marcelo de Oliveira J. (2025). Clock Mesh Optimization. Retrieved from https://lume.ufrgs.br/bitstream/handle/10183/34773/000790077.pdf;sequence=1
РусСтатью можно приобрести в электронном виде (PDF формат). Стоимость статьи 700 руб. (в том числе НДС 20%). После оформления заказа, в течение нескольких дней, на указанный вами e-mail придут счет и квитанция для оплаты в банке. После поступления денег на счет издательства, вам будет выслан электронный вариант статьи. Для заказа скопируйте doi статьи: 10.14489/vkit.2025.04.pp.052-060 Отправляя форму вы даете согласие на обработку персональных данных. .
EngThis article is available in electronic format (PDF). The cost of a single article is 700 rubles. (including VAT 20%). After you place an order within a few days, you will receive following documents to your specified e-mail: account on payment and receipt to pay in the bank. After depositing your payment on our bank account we send you file of the article by e-mail. To order articles please copy the article doi: 10.14489/vkit.2025.04.pp.052-060 and fill out the
.
|